技術(shù)中心
減少無法加工的風(fēng)險,解密生產(chǎn)制造,了解行業(yè)規(guī)范和術(shù)語,提升行業(yè)技能
PCB電路抗干擾措施在電子系統(tǒng)設(shè)計中,為了少走彎路和節(jié)省時間,應(yīng)充分考慮并滿足抗干擾性的要求,避免在設(shè)計完成后再去進行抗干擾的補救措施。形成干擾的基本要素有三個...
2014-09-19
6077
印刷電路板元件之間的接線安排方式印刷電路中不允許有交叉電路,對于可能交叉的線條,可以用“鉆”、“繞”兩種辦法解決。即,讓某引線從別的電阻、電容、三極管腳下的空隙處“鉆”過去,或從可能交叉的某條引線的一端“繞”過去,在特殊情況下如何電路很復(fù)雜,為簡化設(shè)計也允許用導(dǎo)線跨接,解決交叉電路問題...
2014-09-19
5943
高速PCB設(shè)計中的串?dāng)_分析與控制物理分析與驗證對于確保復(fù)雜、高速PCB板級和系統(tǒng)級設(shè)計的成功起到越來越關(guān)鍵的作用。本文將介紹在信號完整性分析中抑制和改善信號串?dāng)_的方法,以及電氣規(guī)則驅(qū)動的高速PCB布線技術(shù)實現(xiàn)信號串?dāng)_控制的設(shè)計策略...
2014-09-19
7025
高速PCB的終端端接在高速PCB數(shù)字電路系統(tǒng)中,傳輸線上阻抗不匹配會造成信號反射,并出現(xiàn)過沖、下沖和振鈴等信號畸變,而當(dāng)傳輸線的時延TD大于信號上升時間RT的20%時,反射的影響就不能忽視了,不然將帶來信號完整性問題...
2014-09-19
6934
高頻PCB設(shè)計過程中的電源噪聲的分析及對策電源噪聲是直接或者間接的從電源中產(chǎn)生出來的,并且對電路進行干擾,在抑制它對電路的影響的時候,應(yīng)該遵循一個總的原則,那就是:一方面,要盡可能阻止電源噪聲對電路的影響,另一方面,也要盡可能減小外界或者電路對電源的影響,以免惡化電源的噪聲...
2014-09-19
6772