技術(shù)中心
減少無(wú)法加工的風(fēng)險(xiǎn),解密生產(chǎn)制造,了解行業(yè)規(guī)范和術(shù)語(yǔ),提升行業(yè)技能
設(shè)計(jì)高速電路板的要注意的四個(gè)方面?本文闡述了工藝過程的變化是怎樣引起實(shí)際阻抗發(fā)生變化的,以及怎樣用精確的現(xiàn)場(chǎng)解決工具(field solver)來(lái)預(yù)見這種現(xiàn)象。即使沒有工藝的變化,其它因素也會(huì)引起實(shí)際阻抗很大的不同。
2015-06-29
5118
你設(shè)計(jì)的PCB EMI達(dá)標(biāo)了嗎?我們?cè)谠O(shè)計(jì)電子產(chǎn)品時(shí),PCB板的設(shè)計(jì)對(duì)解決EMI問題至關(guān)重要。本文主要講解PCB設(shè)計(jì)時(shí)要注意的地方,從而減低PCB板中的電磁干擾問題。
2015-06-29
4805
關(guān)于PCB板ESD設(shè)計(jì)的那些實(shí)用心得如果電路板設(shè)計(jì)的不好,當(dāng)引入靜電后,會(huì)引起產(chǎn)品的死機(jī)甚至是元器件的損壞。以前只注意到ESD會(huì)損壞元器件,沒有想到,對(duì)于電子產(chǎn)品也要引起足夠的重視。
2015-06-29
5331
采用邊界掃描法測(cè)試系統(tǒng)級(jí)芯片互連的信號(hào)完整性互連中的信號(hào)完整性損耗對(duì)于數(shù)千兆赫茲高度復(fù)雜的SoC來(lái)說是非常關(guān)鍵的問題,因此經(jīng)常在設(shè)計(jì)和測(cè)試中采用一些特殊的方法來(lái)解決這樣的問題。本文介紹如何利用片上機(jī)制拓展JTAG標(biāo)準(zhǔn)使其包含互連的信號(hào)完整性測(cè)試,從而利用JTAG邊界掃描架構(gòu)測(cè)試高速系統(tǒng)級(jí)芯片(SoC)的互連上發(fā)生的時(shí)延破壞。
2015-05-25
7475
手機(jī)電路板設(shè)計(jì)影響音頻性能對(duì)PCB布局工程師來(lái)說,今天的手機(jī)提出了終極挑戰(zhàn)?,F(xiàn)代手機(jī)包含了可攜式設(shè)備中所能找到的幾乎所有子系統(tǒng),如多種射頻模塊(包含蜂巢式、短距無(wú)線傳輸);音頻、視訊子系統(tǒng);專用的應(yīng)用處理器,以及為因應(yīng)愈來(lái)愈多應(yīng)用需求而增加的I/O布局,且每一個(gè)子系統(tǒng)都有彼此沖突的要求。
2015-05-22
5841